本實用新型涉及一種D類功率放大器中實現死區時間自適應控制的電路結構,其包括脈寬調制器、橋式驅動級電路以及串接于兩者之間的死區時間控制電路模塊,死區時間控制電路模塊包括可變死區時間調制電路、直通電流檢測電路和判決器電路,橋式驅動級電路的輸出端順序連接直通電流檢測電路、判決器和可變死區時間調制電路,可變死區時間調制電路串接于脈寬調制器和橋式驅動級電路之間。采用了該D類功率放大器中實現死區時間自適應控制的電路結構,可以根據橋式驅動級電路的輸出信號,并適應電路工作狀態的不斷變化,最優化死區時間,進而降低由于死區時間導致的輸出信號失真,避免電路失效,提高電路的可靠性與安全性。
聲明:
“D類功率放大器中實現死區時間自適應控制的電路結構” 該技術專利(論文)所有權利歸屬于技術(論文)所有人。僅供學習研究,如用于商業用途,請聯系該技術所有人。
我是此專利(論文)的發明人(作者)