本發明公開了一種基于FPGA芯片的電路系統功耗預測方法,主要解決同類技術無法滿足系統熱失效和可靠性分析要求的問題。其實現步驟為:1.依據功能對FPGA內部資源進行模塊劃分,確定建模最小單元;2.針對建模最小單元確定其功耗影響因子;3.通過功耗影響因子與功耗間的關系建立最小單元的功耗數學模型;4.對比數學模型的預測值和硬件平臺的實測值,驗證數學模型的精度;5.采用精度達標的數學模型計算各個最小單元的功耗,將這些最小單元的功耗相加得到基于FPGA芯片的電路系統的總功耗。本發明降低了預測誤差率,提高了預測精度,可用于基于各個系列各個型號的FPGA芯片的各種電路系統功耗預測。
聲明:
“基于FPGA芯片的電路系統功耗預測方法” 該技術專利(論文)所有權利歸屬于技術(論文)所有人。僅供學習研究,如用于商業用途,請聯系該技術所有人。
我是此專利(論文)的發明人(作者)